مهلت تحویل ساعت ۲۴ روز جمعه ۲۶ اسفند

حل تمرین دو

## به موارد زیر توجه کنید:

- ۱- حتما نام و شماره دانشجویی خود را روی پاسخنامه بنویسید.
- ۲- کل پاسخ تمرینات را در قالب یک فایل pdf با شماره دانشجویی خود نام گذاری کرده در سامانه CW بار گذاری کنید.
  - ۳- این تمرین ۶۰ نمره دارد که معادل ۶٫۶ نمره از نمره کلی درس است.
  - ۴- در صورت مشاهده هر گونه مشابهت نامتعارف هر دو (یا چند) نفر کل نمره این تمرین را از دست خواهند داد.

 $C_{\text{out}} = a.b + a.c_{\text{in}} + b.c_{\text{in}}$ 

هزینه و تاخیر تولید حاصل جمع نهایی را محاسبه کنید.

باسخ:

شکل جمع کننده مشابه با شکل زیر خواهد بود، با این تفاوت که تعداد بیتها در هر مرحله متفاوت است.



در مرحله اول سه تمامافزا داریم و نیازی به mux نداریم. در مراحل بعد به ترتیب ۶، ۸ و ۱۲ تمامافزا و ۴، ۵ و ۷ مولتی پلکسرداریم. برای ساخت هر تمامافزا ۵ گیت نیاز داریم (یک XOR، سه گیت AND و یک گیت OR). بنابراین هزینه این جمع کننده عبارت است از:

 $Cost_{Adder} = (4+5+7)Cost_{Mux} + 5(3+6+8+12)Cost_G = 16Cost_{Mux} + 145Cost_G$  برای محاسبه تاخیر اول به این نکته توجه می کنیم که در هر تمامافزا آماده شدن بیت نقلی (C) به اندازه تاخیر دو گیت و آماده شدن بیت معای نقلی دیر تر آماده می شوند. اگر بیتهای شدن بیت جمع (C) به اندازه تاخیر یک گیت XOR زمان می برد، بنابراین همیشه بیتهای نقلی دیر تر آماده می شوند. اگر بیتهای نقلی هر مرحله را به ترتیب C16 بامی دامیم، تاخیر آماده شدن هر کدام را می توانیم به این صورت محاسبه کنیم:

 $\begin{aligned} Delay(C3) &= 6D_G \\ Delay(C6) &= 6D_G + D_{Mux} \\ Delay(C10) &= \max \left( 8D_G, Delay(C6) \right) + D_{Mux} = \max \left( 8D_G, 6D_G + D_{Mux} \right) + D_{Mux} = 6D_G + D_{Mux} + \max \left( 2D_G, D_{mux} \right) \\ Delay(C16) &= \max \left( 12D_G, Delay(C10) \right) + D_{Mux} = \max \left( 12D_G, 6D_G + D_{Mux} + \max \left( 2D_G, D_{Mux} \right) \right) + D_{Mux} \\ &= 6D_G + D_{Mux} + \max \left( 6D_G, D_{mux} + \max \left( 2D_G, D_{Mux} \right) \right) \end{aligned}$ 

اگر فرض کنیم  $DMux \approx 3DG$ ، تاخیر کلی  $DMux \approx 3DG$  خواهد بود.

۲- (۲۰ نمره) شکل زیر یک جمع کنندهٔ چهار بیتی از نوع Carry Skip Adder را نشان می دهد.

الف- توضيح دهيد اين جمع كننده چطور كار مي كند و چرا نتيجهٔ به دست آمده درست است.

P زمان لازم برای تولید بیت نقلی خروجی ( $D_{Cout}$ ) بسته به مقدار ورودیهای P و P متفاوت است. کمترین و بیشترین مقدار  $D_{Cout}$  را بر حسب تاخیر یک تمامافزا ( $D_{FA}$ )، یک گیت  $P_{Cout}$  چهار ورودی ( $P_{A4}$ ) و یک  $P_{Cout}$  دو به یک ( $P_{EA}$ ) حساب کنید. ج- می خواهیم با کنار هم گذاشتن چهار جمع کننده از همین نوع دو عدد ۱۶ بیتی را با هم جمع کنیم. کمترین و بیشترین مقدار

ج می خواهیم به صور عمم عماستان چهور جمع عصور و عصور به بینی و به عمم جمع عیم. عموری و بیسترین مصور زمان لازم برای آماده شدن حاصل جمع را محاسبه کنید. فرض کنید ورودی  $C_0$  هر جمع کنندهٔ چهاربیتی به خروجی  $C_{\text{out}}$  جمع کنندهٔ قبلی متصل است.



## پاسخ:

الف- در این روش، اگر s=1 خروجی Cout برابر با ورودی Cin است. از طرفی s وقتی یک می شود که همهٔ انها یک باشند. می دانیم که هر یک از انها حاصل XOR دو بیت s=1 و id نامساوی باشند، یعنی که هر یک از انها حاصل XOR دو بیت s=1 و id نامساوی باشند، یعنی که هر یک از باشد. در چنین شرایطی جمع این دو بیت carry نخواهد داشت. بنابراین، s=1 در صورتی یک می شود که جمع دو یکی و دیگری ۱ باشد. در چنین شرایطی جمع این دو بیت Cout برابر با Cout خواهد بود. در غیر این صورت، s=1 شده و Cout از بیتهای ورودی carry نداشته باشد، پس Cout برابر با Cout خواهد بود. در غیر این صورت، s=1 شده و Cout روش معمول به دست می آید.

یک راه دیگر برای توجیه کارکرد این مدار، استفاده از رابطهای است که Cout را بر حسب pi بیان میکند. این رابطه را در جمع کنندههای CLA دیدهایم:

```
P = p_0 \cdot p_1 \cdot p_2 \cdot p_3
G = g_3 + p_3 g_2 + p_3 p_2 g_1 + p_3 p_2 p_1 g_0
C_{out} = G + PC_0
```

طبق این رابطه، اگر P=1، Cout=C0 خواهد بود و به همین دلیل مدار بالا درست کار می کند.

ب- استفاده از این روش فقط Cout را آن هم در شرایط خاص زودتر حاضر می کند. اگر نه، آماده شدنِ حاصل جمع در هر حال به اندازه  $4D_{FA}$  زمان می برد،  $3D_{FA}$  برای حاضر شدن  $2D_{FA}$  برای حاضر شدن در اندازه  $4D_{FA}$  برای حاضر شدن در اندازه برای حاضر شدن در شدن در اندازه برای حاضر برای حاضر شدن در اندازه برای در اندازه برای در اندازه برای حاضر شدن در اندازه برای در ان

```
در مورد C_{out} کمترین تاخیر زمانی رخ می دهد که s=1 و بیشترین تاخیر زمانی رخ می دهد که s=0، بنابراین:
```

```
Delay_{min}(C_{out}) = Delay(p_i) + Delay(AND) + Delay(MUX) = D_{FA} + D_{A4} + D_{mux}

Delay_{max}(C_{out}) = 4D_{FA} + D_{MUX}
```

ج- اگر چهارتا جمع کننده از این نوع را به دنبال هم قرار بدهیم، وقتی کمترین تاخیر را داریم که در هر کدام از سه واحد جمع کنندهٔ چهاربیتی اول (مربوط به بیتهای ۰ تا ۱۱) Cout در کمترین زمان ممکن حاضر شود:

 $Delay_{min}(C_{out1}) = D_{FA} + D_{A4} + D_{mux}$   $Delay_{min}(C_{out2}) = Delay_{min}(C_{out1}) + D_{mux}$   $Delay_{min}(C_{out3}) = Delay_{min}(C_{out2}) + D_{mux} = D_{FA} + D_{A4} + 3D_{mux}$   $Delay_{min}(S_{15}) = Delay_{min}(C_{out3}) + 4D_{FA}$   $Delay_{min}(S_{15}) = Delay_{min}(S_{15}) = Delay_{min}(S_{15}) + 2D_{mux}$  Solution 1 Solution 2 Solution 3 Solution 3 Solution 3 Solution 3 Solution 4 Solution 3 Solution 4 Solution 3 Solution 4 Solution 3 Solution 4 Solution 4 Solution 4 Solution 5 Solution 6 Solution 6 Solution 6 Solution 7 Solution 8 Solution 8

یشترین تاخیر هم وفتی رخ می دهد که در هر کدام از سه واحد جمع کنندهٔ اول Cout در بیشترین زمان ممکن حاضر شود:  $Delay_{max}(S_{15})=16D_{FA}$ 

۳- (۱۰ نمره) در شکل زیر طرحی از یک ضرب کننده آرایهای ۵ بیت در ۵ بیت میبینید. اگر برای ساخت بیتهای نقلی و جمع در هر تمامافزا (full adder) از مدارهای AND-OR استفاده کنیم و با فرض این که تاخیر هر گیت NOT برابر ۱۰ نانوثانیه و تاخیر گیتهای AND و OR هر کدام ۲۰ نانوثانیه باشد، زمان لازم برای تولید حاصل ضرب (T) چند نانوثانیه خواهد بود؟

اگر بخواهیم با همین روش دو عدد n بیتی را در هم ضرب کنیم و اگر تاخیر گیتهای NOT و AND و OR را به ترتیب DA ،DC اگر بخواهیم با همین روش دو عدد DO بنامیم، یک رابطه برای T به دستآورید.



باسخ:

تاخير s و c در half adder و full adder اين طور محاسبه می شود:

 $S_{HA} = DC + DA + DO$ 

 $C_{HA} = DA$ 

 $S_{FA} = DC + DA + DO$ 

 $C_{FA} = DA + DO$ 

مسیر بحرانی محاسبه حاصل ضرب در شکل زیر نشان داده شده است:



این مسیر شامل یک گیت AND، یک  $S_{FA}$ ، سه  $S_{FA}$  و چهار  $C_{FA}$  است. بنابراین تاخیر کل عبارت است از:  $T = DA + 4(DC + DA + DO) + 4(DA + DO) = 9DA + 8DO + 4DC = 9 \times 20 + 8 \times 20 + 4 \times 10 = 380 ns$ 

برای ضرب دو عدد n بیتی، n-1 ردیف و n-1 ستون خواهیم داشت، بنابراین تاخیر کل از رابطه زیر به دست می آید: T = DA + (n-1)(DC + DA + DO) + (n-1)(DA + DO) = (2n-1)DA + (2n-2)DO + (n-1)DC

۴- (۲۰ نمره) میخواهیم عملیات ممیزثابت را با استفاده از اعداد صحیح مکمل ۲ (که در پردازندههای ساده نیز وجود دارند) انجام دهیم. فرض کنید هر عدد ۳۲ بیتی است که ۱۵ بیت آن به بخش کسری اختصاص داده شده است.

الف) نحوه نمایش این اعداد چگونه است؟

ياسخ:

ب- بزرگترین و کوچکترین عدد مثبت و کوچکترین عدد منفی قابل نمایش را در این ساختار تعیین کنید.

ج- برای جمع و تفریق این اعداد چگونه باید عمل کرد؟

د- نحوه ضرب دو عدد مميز ثابت را با استفاده از عمليات اعداد صحيح توضيح دهيد.

ه- یک ماکرو به زبان اسمبلی میپس بنویسید برای ضرب دو عدد با نمایش ممیزثابت. فرض کنید این دو عدد در دو ثبات قرار دارند.

و- اگر بخواهیم پس از ضرب سرریز (overflow) را تشخیص دهیم باید چگونه عمل کنیم؟

الف- ۱۵ بیت کمارزش بخش کسری و بقیه بخش صحیح عدد را نشان میدهند. برای درک بهتر دو شکل زیر را با هم مقایسه کنید.





ب- بزرگترین عدد مثبت وقتی به دست می آید که همه بیتها یک باشد که معادل  $2^{-15} - 2^{-16}$  است. از یک دید دیگر این عدد معادل بزرگترین عدد صحیح مثبت تقسیم بر  $2^{15}$  است:

$$\frac{2^{32} - 1}{2^{15}} = \sum_{x = -15}^{15} 2^x \approx 65,535.999969$$

 $2^{-15}$  کوچکترین عدد مثبت هم برابر خواهد بود با

کوچکترین عدد (منفیترین عدد) وقتی به دست میآید که همهٔ بیتها صفر باشند، به جز بیت علامت که این عدد برابر است با  $-\frac{2^{32}}{215} = -65536$  بزرگترین مقدار منفی تقسیم بر  $2^{15}$  که برابر است با

ج- جمع و تفریق این اعداد تفاوتی با جمع و تفرین اعداد صحیح ندارد.

د- حاصل ضرب دو عدد ۳۲ بیتی، ۶۴ بیت می شود. اگر این دو عدد هر کدام ۱۵ بیت کسری داشته باشند، ممیز بین بیت ۲۹ و ۳۹ قرار خواهد گرفت:



حال کاری که نیاز است انجام دهیم این است که عدد بهدست آمده را ۱۵ بیت به سمت راست شیفت بدهیم تا ممیز به محل اصلی خود بازگردد. یعنی از ضرب عادی استفاده میکنیم و سپس عدد را ۱۵ بیت شیفت میدهیم و ۳۲ بیت ابتدایی آن را در نظر میگیریم.

ه- ماکروی مورد نظر به شکل زیر خواهد بود:

```
# 16 bits for the integer part
# and 15 bits for the fraction
# r1 & r2 are multiplied
# r0 is the result
# rt is a temporary register
.macro mul32 %r0,%r1,%r2,%rt
   mult %r1,%r2
   mflo %r0
   srl %r0,%r0,15
   mfhi %rt
   sll %rt,%rt,17
   or %r0,%r0,%rt
.end macro
```

و- باید چک کنیم که بیت علامت عددی که نگه می داریم با باقی بیت هایی که دور می ریزیم (Overflow) یکی باشد.